首 页最新软件下载排行文章资讯投稿发布下载专题
维维软件站
您的位置:首页行业软件其它行业 → Mentor Graphics QuestaSim 10.6c中文破解版(HDL语言仿真软件)绿色版

Mentor Graphics QuestaSim 10.6c中文破解版(HDL语言仿真软件)绿色版

平台:Winall 大小:1.74 GB 时间:2018-11-18 17:25:00
  • 智能高速地址
  • 群英网络地址
  • 微子网络地址
  • 你想进行HDL语言仿真吗,请在本页下载Mentor Graphics QuestaSim 10.6c破解版帮助你来开展仿真工作吧,它是一款非常实用的大型仿真工具,提供用于验证FPGA和SoC设计的仿真,调试和验证平台。 Questa SIM Optimization将自动执行所有设计。假如这些信号和过程对于调试设计很重要,则可能需要通过从特定模块中删除优化来自定义模拟。因此,在如何最佳地将优化应用于您的设计方面做出明智的决策非常重要。在Questa SIM中执行全局优化的工具称为vopt。 Questa SIM以两种方式使用库,可以是本地工作库,也可以是设计的编译版本,也可以是存储库。更新和重新编译设计时,工作库的内容将发生变化。存储库通常是静态的,可以用作设计的源。此工具是Modelsim的一项进步,支持高级验证功能,如覆盖数据库,覆盖驱动程序验证,断言和SystemVerilog约束随机功能,改进的门级性能和延迟模型支持,强大的门级新查找循环,Questa快速转储(QFD) )支持SAIF,TCL,UVM后门和代码覆盖自适应排除支持,使您的工作更加方便和高效,有需要的朋友快来下载它试试吧。

    Mentor Graphics QuestaSim破解版下载

    软件简介

    Mentor Graphics QuestaSim 10.6c破解版是由Mentor Graphics公司推出的一款很强大的仿真工具,当我们实际应用仿真时,我们经常使用来自不同制造商的FPGA仿真库。每个模拟必须编译和加载使用过的库文件,这是浪费时间。如果将制造商的仿真库直接编译到QuestaSim的默认仿真库中,则更容易。

    全新功能

    1.门级新搜索循环功能

    2.代码覆盖自适应排除支持

    3.改进了门级性能和延迟模型支持

    4.改进分析和能力报告,capstats工具

    5.改进的SystemVerilog/Verilog/VHDL性能和优化

    6.Questa Fast Dump(QFD)支持SAIF,TCL,UVM后门

    怎么编译sv文件

    编译QuestaSim仿真中用到的Xilinx仿真库

    1.首先确认已正确安装了两个软件QuestaSim和ISE(本文使用QuestaSim10.1和ISE10.1作为示例)。在ISE安装目录中找到../bin/nt文件夹,接着单击compxlib.exe文件。

    2.在弹出的对话框中,选择ModelSim(QuestaSim是支持SystemVerilog的ModelSim版本,两者都需要相同的Xilinx库文件),然后选择QuestaSim位置(QuestaSim位置分配给win32文件夹) location,完成后单击Next。

    3.在下一个对话框中,选择要编译库的语言。您可选择VHDL,Verilog和两者,然后单击下一步以选择FPGA器件,您可选择相应的设备或选择所有设备,完成选择后,单击“下一步”。

    4,下一个窗口,需要开发库的类型,UNISIM和XilinxCoreLib库一般用于功能仿真,SIMPRIM一般用于时序仿真,通常需要选择,完成选择后,单击“下一步”。

    5.然后输入生成Xilinx库文件的位置。默认位置位于ISE安装目录中,单击Next后,该工具将自动生成QuestaSim所需的库文件。

    6.工具生成库文件完成后,在QuestaSim安装目录中,找到modelsim.ini配置文件并将编译后的库文件路径添加到该文件中,以便下次启动时,QuestaSim将自动加载已配置的库。

      相关软件
      栏目导航
      本类热门阅览